Схемы кодирующего устройства
❒ Эксперимент 1:
Двоично-десятичный код 8421 | Схема 1 | Схема 2 | |||||||||
d | c | b | a | h | g | f | e | h | g | f | e |
Таблица 5.2.3.1
|
Рисунок 5.2.3.3 Условное обозначение для схемы 1 Рисунок 5.2.3.4 Условное обозначение для схемы 2
Примечания:
Вычислительные схемы
Полусумматор
❒ Эксперимент 1: Полусумматор, состоящий из основных элементов
Слагаемые | Выходы логических элементов | Сумма | |||||
P0 | Q0 | D1 | D2 | D3 | D4 | Σ 0 | C1 |
Таблица 6.2.1.1
Рисунок 6.2.1.2 Схема
Рисунок 6.2.1.1
❒ Эксперимент 2: Полусумматор, состоящий только из элементов НЕ-И
Слагаемые | Выходы логических элементов | Сумма | ||||||
P0 | Q0 | D1 | D2 | D3 | D4 | D5 | Σ 0 | C1 |
Рисунок 6.2.1.3 Схема