Методические указания по выполнению задачи 5

1 Задача содержит вопросы по архитектуре и системе ко­манд микропроцессора (МП) КР580ВМ80. Изучите [I], стр. 233-254, 266-284 .

2 Структурная схема МП КР580ВМ80 приведена в [1] , стр. 236, рисунок 5.1, в данном методическом пособии.

В подразделах 5.2 и 5.5 описано назначение блоков микропроцессора и микропроцессорной системы.

3 В таблице 4 для обозначения блоков МП приняты следующие сокращения:

АЛУ - арифметико-логическое устройство;

А - аккумулятор;

БР - буферный регистр;

F - регистр флагов, он же - регистр признаков;

PC - счетчик команд или программный счетчик;

DС - дешифратор команд;

РОН - регистры общего назначения;

БД, БА - буфер данных, буфер адреса;

УУ - устройство управления;

SP - указатель стека;

РК - регистр команд.

4 Система команд МП КР580ВМ80 описана в [1], стр. 240-246 и в приложении В.

5 Форматы команд Ассемблера рассмотрены в [1], стр 238-239 .

6 Правила перевода кода команды из шестнадцатеричной системы счисления в двоичную можно найти в [1], стр.154.

Пример.

Задан мнемокод команды SUB L.

Команда SUB L выполняет арифметическую операцию вычитания. Из содержимого аккумулятора A вычитается содержимое регистра L, полученный результат помещается в аккумулятор.

Формат команды: - один байт (8 бит), шестнадцатеричный код команды: 95. Шестнадцатеричный код команды найден в [1], стр. 240-246.

Двоичный код команды: 1001 0101. При переводе шестнадцатеричного кода команды в двоичный код каждый символ шестнадцатеричного кода заменен четырехразрядным двоичным кодом: 9516 = 1001 01012.

Оформим ответ в виде таблицы:

Мнемокод команды SUB L
Код команды 9516
Содержание команды (A)-(B) ® (A)
Формат команды один байт

ЭКЗАМЕНАЦИОННЫЕ ВОПРОСЫ

1. История и перспективы развития вычислительной техники.

2.Системы счисления, используемые в вычислительной технике.

3.Перевод чисел из десятичной системы счисления в двоичную.

4.Перевод чисел из десятичной системы счисления в шестнадцатеричную.

5.Перевод чисел из двоичной системы счисления в шестнадцатеричную, восьмеричную.

6.Перевод чисел из двоичной системы счисления в десятичную.

7.Перевод чисел из десятичной системы счисления в двоично-десятичную.

8.Основные понятия алгебры логики.

9.Основные законы алгебры логики.

10. Способы представления логических функций.

11. Элементарные логические функции.

12. Система условных обозначений интегральных микросхем.

13. Разработка комбинационных схем на логических элементах типа И-НЕ.

14. Разработка комбинационных схем на логических элементах типа ИЛИ-НЕ.

15. Классификация триггеров.

16. RS-триггеры с прямыми установочными входами.

17. RS-триггеры с инверсными установочными входами.

18. Статические D-триггеры. Примеры ИМС.

19. Динамические D-триггеры. Примеры ИМС.

20. Универсальные JK-триггеры.

21. Счетные Т-триггеры на базе информационных D- триггеров.

22. Счетные Т-триггеры на базе универсальных JK-триггеров.

23. Параллельные регистры (БЗУ).

24. Последовательные регистры.

25. Универсальные регистры. ИМС К155ИР1.

26. Многорежимный буферный регистр на интегральной микросхеме КР580ИР82.

27. Классификация счетчиков.

28. Принцип построения асинхронных двоичных счетчиков.

29. Синхронные счетчики.

30. Реверсивные синхронные счетчики. ИМС К155ИЕ6.

31. Общие сведения о дешифраторах.

32. Линейный полный дешифратор.

33. Дешифраторы для семисегментных светодиодных индикаторов.

34. Классификация запоминающих устройств.

35. Основные параметры запоминающих устройств.

36. Назначение и основные свойства ОЗУ и ПЗУ.

37. Статические ОЗУ. Общие сведения.

38. Динамические ОЗУ. Общие сведения.

39. Организация запоминающих устройств с пословной выборкой.

40. Организация запоминающих устройств с двухкоординатной выборкой.

41. Типы запоминающих элементов ПЗУ.

42. Структурная схема микропроцессорной системы. Назначение блоков.

43. Назначение, состав, характеристики блока электронной памяти микропроцессорной системы.

44. Назначение, состав, характеристики блока процессора.

45. Работа микропроцессорной системы под управлением программы.

46. Периферийные устройства для ввода информации в ЭВМ.

47. Периферийные устройства для вывода информации из ЭВМ.

48. Внешние запоминающие устройства.

49. Общие сведения о микропроцессоре КР580ВМ80.

50. Структурная схема микропроцессора КР580ВМ80.

51. Программная модель микропроцессора.

52. Назначение и структура регистра признаков.

53. Программная модель памяти портов МПС на базе микропроцессора КР580ВМ80 (объем адресуемой памяти портов, диапазон адресов).

54. Программная модель блока электронной памяти МПС на базе МП КР580ВМ80 (объем адресуемой памяти, диапазон адресов).

55. Форматы данных и команд микропроцессора КР580ВМ80.

56. Стековая память микропроцессорной системы.

57. Прямой и непосредственный способы адресации операндов.

58. Регистровый и косвенно-регистровый способы адресации операндов.

59. Команды пересылки Ассемблера.

60. Арифметические команды Ассемблера.

61. Логические команды Ассемблера.

62. Команды условных и безусловных переходов.

63. Команды Ассемблера при обращении к портам.

64. Примеры команд Ассемблера, для выполнения которых используется содержимое ячеек памяти ОЗУ или ПЗУ.

65. Примеры команд Ассемблера при обращении к портам.

66. Команды Ассемблера при обращении к подпрограмме и возврате из нее в основную программу.

67. Примеры команд Ассемблера, для выполнения которых используются флаги регистра признаков.

68. Общие сведения о программируемом параллельном интерфейсе КР580ВВ55.

69. Программирование БИС программируемого параллельного интерфей­са КР580ВВ55 на нужный режим работы.

70. Однокристальные микроЭВМ.

ЛИТЕРАТУРА

Перечень рекомендуемых учебных изданий, Интернет-ресурсов, дополнительной литературы

Основные источники:

1.Вычислительная техника: учеб. пособие для студ. учреждений сред. проф.образования /Ю.М. Келим.-5-е изд., стер. – М.: Издательский центр «Академия», 2009.- 368с.

2.Методическое пособие по дисциплине «Вычислительная техника», Смоленск: СПК, 2011. – 57с.

Дополнительные источники:

1.Вычислительная техника: учебное пособие/Т.Л. Партыка, И.И. Попов.-2-е изд., испр. и доп.-М.:ФОРУМ,2010. – 608 с.

2.Микушин А.В., Сажнев А.М., Сединин В.И. Цифровые устройства и микропроцессоры. – Санкт-Петербург: БХВ-Петербург,2010г.- 818с.

3.Лекции по схемоехнике Либрусек www. Lib.rus.ec (дата обращения 27.01.2011).

Приложение А


Наши рекомендации