Трехразрядный последовательный регистр

T
D   С   R
V – запись слова
D
T
D   С   R
Q0
Q1
T
D   С   R
Q2
R
ОС
Регистр – этот узел ЭВМ предназначенный для хранения кода слова, и выполнения над хранимым словом ряда операций.

Регистры строятся на триггерах .

Количество разрядов регистров равно количеству триггеров, входящих в его состав.

Трехразрядный последовательный сдвигающий регистр построенный на синхронных D – триггерах

R – установка триггеров в 0-ое состояние

ОС – обратная связь.

С – номер такта, Q0,Q1,Q2 – входы регистра.

При каждом тактовом импульсе происходит сдвиг кода слова вправо.

Для сохранения информации в регистре при ее передачи в другой регистр вводится обратная связь, и вместе с записью информации в следующий регистр происходит восстановление информации в исходный регистр.

Сдвигающие регистры могут быть реверсивными, т.е. осуществлять сдвиг информации как влево так и вправо в зависимости от сигнала в цепи управления.

Универсальный регистр

Регистр – этот узел ЭВМ предназначенный для хранения кода слова, и выполнения над хранимым словом ряда операций.

Регистры строятся на триггерах .

Количество разрядов регистров равно количеству триггеров, входящих в его состав.

 
D
T1
D   C
Q1
X1
 
  &
  &
 
  &
  &
 
  &
  &
 
  &
  &
 
  &
  &
T2
D   C
T3
D   C
T4
D   C
X0
X2
X3
C1
C2
Q0
Q2
Q3
b0
b1
b3
b2
си
V
Универсальный последовательный параллельный регистр (5 элементов 2-И-ИЛИ, 4 синхронных D – триггера)

При последовательном режиме работы регистра вход V=1, и код слова последовательно через вход D поступает в триггеры.

Входные сигналы b0…b3 являются информационными входными сигналами для триггеров и зависят от выхода триггера предыдущего разряда (предыдущего триггера).

Если V=0, осуществляется параллельный режим работы регистра, срабатывают информационные входы х0…х1, и входные сигналы триггеров b0…b3 определяются параллельным кодом слова.

Суммирующий счетчик с последовательным переносом

Счетчик – это узел ЭВМ предназначенный для счета входных сигналов, и хранения кода подсчитанных сигналов.

Трехразрядный суммирующий счетчик с последовательным переносом (реализован на двухтактных T – триггерах), и изменение каждого последующего триггера (его состояния) происходит при переходе предыдущего триггера из единичного состояния в нулевое.

Для триггера нулевого разряда управляющим является задний фронт сигнала t0 (входной информационный сигнал)

Уст 0-я
TT    
T   R
Q1
T0
Q2
Q0
TT    
T   R
TT    
T   R
Трехразрядный последовательный регистр - student2.ru

Временная диаграмма для суммирующего счетчика с последовательным переносом:

Трехразрядный последовательный регистр - student2.ru
Трехразрядный последовательный регистр - student2.ru
Трехразрядный последовательный регистр - student2.ru
t
t
Трехразрядный последовательный регистр - student2.ru
Трехразрядный последовательный регистр - student2.ru
t
t
t
Трехразрядный последовательный регистр - student2.ru

Трехразрядный последовательный регистр - student2.ru

Трехразрядный последовательный регистр - student2.ru

Наши рекомендации